TASKING ha anunciado que sus compiladores compatibles con las normas ISO 26262 (seguridad funcional) e ISO/SAE 21434 (ciberseguridad) son ahora totalmente compatibles con la IP RISC-V certificada FuSa de Andes. Este avance amplía el conjunto de herramientas RISC-V de TASKING para incluir herramientas de compilación, depuración, ajuste del rendimiento, temporización y análisis de cobertura, proporcionando una solución integral para el desarrollo de sistemas de automoción. Este hito supone un avance significativo en la capacitación de los equipos de diseño de SoC y los desarrolladores de software de automoción para elaborar soluciones basadas en RISC-V altamente optimizadas y certificables.

El recién introducido compilador RISC-V, que cumple las normas ASIL D, es perfectamente compatible con los Andes RISC-Vores actuales y los de próxima aparición certificados por FuSa. Cabe destacar la adaptabilidad del compilador a la ISA RISC-V y sus extensiones, incluidas las específicas de Andes, lo que garantiza una optimización dinámica adaptada al dispositivo de destino, mejorando así la eficiencia y el rendimiento. Andes Technology ha logrado hitos notables en el mercado de la automoción con la introducción del primer núcleo RISC-V ISO-26262 del mundo totalmente compatible, el N25F-SE, en 2022.

Posteriormente, Andes está a punto de desvelar el D25F-SE, con certificación ASIL-B y equipado con el soporte de extensión P RISC-V SIMD/DSP (borrador), que permite el procesamiento eficaz de múltiples datos en una sola instrucción. De cara al futuro, Andes tiene previsto lanzar procesadores que cumplan la norma ASIL-D, entre ellos el compacto y seguro D23-SE, el D45-SE de alto rendimiento y el próximo núcleo con capacidad ADAS de la serie AX60. Estos avances subrayan la capacidad de Andes para proporcionar soluciones a medida para diversas aplicaciones de automoción, poniendo de relieve su experiencia líder en el mercado de IP RISC-V de automoción.