Montage Technology Co., Ltd. ha anunciado que está entregando las primeras muestras de controlador de reloj DDR5 Gen1 (CKD o DDR5CK01) del mundo a los principales proveedores de memoria DRAM para su desarrollo de módulos de memoria utilizados en ordenadores de sobremesa y portátiles de nueva generación. Durante mucho tiempo, las funciones del controlador de reloj se han integrado en el dispositivo del controlador de reloj de registro (RCD), que se utiliza en las plataformas de servidor, en lugar de en los ordenadores de sobremesa. Con el aumento de la velocidad de datos de la DDR5 y el aumento de la frecuencia de la señal de reloj, la cuestión de la integridad de la señal del reloj se vuelve cada vez más difícil.

A medida que la velocidad de datos de la DDR5 alcanza los 6400MT/s y más, los módulos de memoria, como los UDIMM y los SODIMM utilizados en ordenadores de sobremesa y portátiles, necesitarán un controlador de reloj en el DIMM para amortiguar y reconducir la señal de reloj de los módulos de memoria, con el fin de cumplir con el requisito de integridad y fiabilidad de la señal de reloj de alta velocidad. Con casi 20 años de experiencia y un profundo conocimiento de los productos de interfaz de memoria, Montage Technology ha seguido de cerca la tendencia del mercado de la memoria. Ahora se convierte en el proveedor líder en lanzar el primer chip DDR5CK01 del mundo, que está diseñado para amortiguar la señal de reloj procedente de la CPU de los ordenadores de sobremesa y portátiles y, a continuación, reconducir los relojes de salida a las DRAM del módulo de memoria.

Conforme a la norma JEDEC DDR5CK01, el chip DDR5CK01 admite velocidades de datos de hasta 6400MT/s y el modo de gestión de bajo consumo.