Faraday Technology Corporation ha anunciado la disponibilidad de su PHY Gigabit Ethernet de 4 puertos en el proceso 28HPC+ de UMC. Esta GPHY probada en silicio incorpora un ADC SAR para obtener ventajas superiores de PPA y un algoritmo digital avanzado que mejora significativamente la SNR (relación señal/ruido). Diseñado para satisfacer la creciente demanda de soluciones SoC altamente integradas en aplicaciones de redes, consumo y automatización industrial, la última oferta de Faraday pretende agilizar el desarrollo de productos al tiempo que aumenta el rendimiento.

Una característica clave de este Gigabit EthernetPHY de 28nm y 4 puertos es su impresionante reducción del 33% en el consumo de energía por puerto en comparación con el diseño anterior. Además, su avanzado DSP (procesamiento digital de señales) mitiga el ruido de la señal procedente de la diafonía multipuerto, mejorando la calidad de la señal con una notable mejora de la SNR de 1-2 dB en comparación con la GPHY de 4 puertos de 40nm de Faraday. Este PHY GbE es compatible con varios protocolos estándar del sector, como 1000BASE-T, 100BASE-TX, 10BASE-Te, 100BASE-FX, IEEE 802.3, 802.3u, 802.3ab y ANSI X3.263-1995 (FDDI-TP-PMD).

Además, se integra perfectamente con las E/S de 3,3 V y 1,8 V de UMC, lo que la convierte en la opción ideal para la plataforma SoC de bajo consumo 28HPC+, garantizando una eficiencia energética y un rendimiento excepcionales.