Faraday Technology Corporation ha lanzado su solución total SerDes (serializador/deserializador) que comprende el diseño de IP SerDes en UMC 28nm y el correspondiente servicio avanzado de IP (IPA) que incluye la integración del subsistema IP, la implementación del núcleo duro PHY y el análisis de integridad de señal/integridad de potencia (SI/PI) en el sistema con diseño de paquete y PCB. Faraday ya ha integrado con éxito la solución total SerDes en ASIC de producción masiva para fibra hasta el hogar (FttH), pasarelas domésticas, conmutadores Ethernet, SSD, automatización industrial y banda base 5G, entre otras aplicaciones. La combinación de la IP SerDes probada en silicio con el servicio IPA de Faraday acelera el paso del cliente a la producción en serie.

Esto se debe a que la integración del subsistema IP reduce el tiempo necesario para realizar la verificación IP de la función del protocolo de interfaz en el sistema y la implementación del núcleo duro PHY garantiza el rendimiento de la interfaz basándose en la configuración dedicada del cliente. Mientras tanto, el servicio IPA proporciona la directriz de diseño de la placa de circuito impreso y apoya el análisis SI/PI para aumentar el rendimiento de la transferencia de datos sin errores en el sistema. Mediante el uso de equipos de pruebas automáticas (ATE) de CI propios y de instrumentos de medición de conformidad, el servicio IPA puede acelerar el flujo de pruebas a diferentes temperaturas en el laboratorio para la resolución de problemas antes de la producción en serie.