Synopsys, Inc. ha anunciado amplias colaboraciones de EDA e IP con TSMC para diseños de nodos avanzados y se han desplegado en una amplia gama de diseños de IA, computación de alto rendimiento y móviles. Entre las colaboraciones más recientes se encuentra un flujo de CI fotónico cooptimizado, que aborda la aplicación de la tecnología fotónica de silicio en la búsqueda de una mayor potencia, rendimiento y densidad de transistores. Synopsys también destacó la confianza del sector en sus flujos de diseño digital y analógico, listos para la producción en las tecnologías de proceso N3/N3P y N2 de TSMC.

Las dos empresas están colaborando en flujos de próxima generación impulsados por IA, incluido Synopsys DSO.ai, para la productividad y optimización del diseño. Además, Synopsys está desarrollando una amplia cartera de IP de base e interfaz en TSMC N2/N2P. En un anuncio relacionado, Keysight, Synopsys y Ansys presentaron un nuevo flujo integrado de migración de diseño de radiofrecuencia (RF) del proceso N16 de TSMC a su tecnología N6RF+.

Flujos digitales y analógicos certificados en nodos avanzados Los flujos de diseño digital y analógico listos para producción de Synopsys para las tecnologías de proceso N3P y N2 de TSMC se han implantado en una amplia gama de diseños de IA, informática de alto rendimiento y móviles. El flujo de migración de diseño analógico basado en IA permite una migración rápida de un nodo de proceso a otro. Hay disponible un nuevo flujo para la migración de TSMC N5 a N3E, que se suma a los flujos ya establecidos de Synopsys para los procesos TSMC N4P a N3E y N3E a N2.

Además, los kits de diseño de procesos interoperables (iPDK) y los conjuntos de ejecuciones de verificación física de Synopsys IC Validator están disponibles para que los equipos de diseño realicen una transición eficaz de los diseños a las tecnologías de procesos avanzados de TSMC. Synopsys IC Validator permite la firma física de chip completo para gestionar la creciente complejidad de las reglas de verificación física. Synopsys IC Validator está ahora certificado en las tecnologías de proceso N2 y N3P de TSMC.

Transmisión de datos más rápida para diseños de varios chips con circuitos integrados fotónicos El elevado volumen de procesamiento de datos para el entrenamiento de la inteligencia artificial requiere interconexiones de baja latencia, bajo consumo y gran ancho de banda, lo que impulsa la adopción de transceptores ópticos y ópticas casi empaquetadas o empaquetadas con tecnología fotónica de silicio. Synopsys y TSMC están desarrollando soluciones de flujo electrónico y fotónico multidie de extremo a extremo para la tecnología Compact Universal Photonic Engine (COUPE) de TSMC con el fin de mejorar el rendimiento y la función del sistema. Este flujo abarca el diseño de circuitos integrados fotónicos con OptoCompiler de Synopsys y la integración con circuitos integrados eléctricos utilizando las tecnologías de análisis multifísico 3DIC Compiler y Ansys de Synopsys.

Acelere el tiempo de salida al mercado con una amplia cartera de IP N2 y N2P Synopsys está desarrollando una amplia cartera de IP de base e interfaz para las tecnologías de proceso N2 y N2P de TSMC con el fin de permitir un éxito más rápido del silicio para la IA compleja, la informática de alto rendimiento y los SoC móviles. La IP PHY de alta calidad en N2 y N2P, que incluye UCIe, HBM4/3e, 3DIO, PCIe 7.x/6.x, MIPI C/D-PHY y M-PHY, USB, DDR5 MR-DIMM y LPDDR6/5x, permite a los diseñadores beneficiarse de las mejoras PPA de los nodos de proceso más avanzados de TSMC. Además, Synopsys proporciona una cartera de IP de base e interfaz probada en silicio para TSMC N3P, que incluye Ethernet 224G, UCIe, MIPI C/D-PHY y M-PHY, USB/DisplayPort y eUSB2, LPDDR5x, DDR5 y PCIe 6.x, con DDR5 MR-DIMM en desarrollo.

Las IP de Synopsys para procesos avanzados de TSMC han sido adoptadas por docenas de empresas líderes para acelerar su tiempo de desarrollo.